O 74HCT373 é uma trava transparente octal do tipo D com saídas de 3 estados. O dispositivo apresenta entradas de habilitação de trava (LE) e habilitação de saída (OE). Quando LE é HIGH, os dados nas entradas entrar nas travas. Nesta condição, as travas são transparentes, uma saída de trava mudará a cada vez sua entrada D correspondente muda. Quando LE é BAIXO, as travas armazenam a informação que foi apresentar nas entradas um tempo de configuração anterior à transição HIGH-to-LOW de LE. A HIGH on OE faz com que as saídas assumam um estado OFF de alta impedância. A operação da entrada OE não afetar o estado das travas. As entradas incluem diodos de grampo. Isso permite o uso de limitação de corrente resistores para fazer interface com as tensões acima de VCC.
Características e Benefícios:
• Ampla faixa de tensão de alimentação de 2,0 V a 6,0 V
• CMOS de baixa dissipação de energia
• Alta imunidade a ruído
• O desempenho de captura excede 100 mA por JESD 78 Classe II Nível B
• Está em conformidade com os padrões JEDEC: • JESD8C (2,7 V a 3,6 V)
• JESD7A (2,0 V a 6,0 V)
• Para 74HC373: nível CMOS
• Para 74HCT373: nível TTL
• Saídas não inversoras de 3 estados para aplicações orientadas a barramento
• Entrada de habilitação de saída comum de 3 estados
• Proteção ESD:
• HBM JESD22-A114F excede 2.000 V
• MM JESD22-A115-A excede 200 V
• Várias opções de pacote
• Especificado de -40 ° C a +85 ° C e de -40 ° C a +125 ° C